Loading...

第13回国試午後28問の類似問題

国試第24回午後:第60問

255 mV及び0Vを入力したとき、出力が2進数表示で、それぞれ11111111及び00000000となるAD変換器がある。このAD変換器に35mVを入力したときの出力はどれか。 (医用電気電子工学)

1:10101
2:100011
3:110011
4:1000111
5:1010011

国試第12回午後:第24問

2進数11111111をD/A 変換したところ出力が2.55Vになった。この変換器で00000001を変換すると出力は何Vになるか。ただし、変換は線形に行われるとする。

1:0.001
2:0.01
3:0.018
4:0.036
5:0.36

国試第24回午後:第54問

差動増幅器の入力端子間に1.0mVを入力したとき、2.0Vの出力が得られた。この入力端子を短絡し、入力端子とアースとの間に1.0Vを入力したとき、100mVの出力が得られた。この差動増幅器の同相除去比(CMRR)[dB]はどれか。ただし、log102を0.3とする。(医用電気電子工学)

1:33
2:46
3:63
4:66
5:86

ME2第32回午前:第38問

0~10Vの入力信号を8ビットで量子化するAD変換器がある。分解能はおよそ何Vか。

1:0.01
2:0.04
3:0.12
4:0.25
5:0.5

国試第22回午前:第62問

0Vから10Vの範囲を変換する10ビットのAD変換器がある。1ビット当たりの電圧に最も近いのはどれか。

1:1mV
2:2mV
3:5mV
4:10mV
5:20mV

国試第20回午後:第31問

A/D変換によって0~1Vの信号電圧を8bitのディジタル信号に量子化する。量子化誤差の最大値に最も近いのはどれか。(情報処理工学)

1:± 0.2mV
2:± 2mV
3:± 20mV
4:± 200mV
5:± 2V

国試第19回午後:第20問

0~10Vの範囲で動作する12ビットAD変換器において、1ビット当たりの電圧に最も近いのはどれか。(情報処理工学)

1:2.5mV
2:3.0mV
3:3.5mV
4:4.0mV
5:4.5mV

国試第19回午後:第17問

CMRR(同相除去比)60dBの差動増幅器に1Vの同相信号を入力したとき、出力が0.1Vであった。この増幅器に逆相信号1mVを入力したとき、出力はどれか。(電子工学)

1:1mV
2:10mV
3:100mV
4:1V
5:10V

国試第16回午後:第18問

差動増幅器の入力端子間に0.1mVを入力したとき、1.0Vの出力が得られた。この入力端子を短絡し、入力端子とアースとの間に100mVを入力したとき、1.0Vの出力が得られた。この差動増幅器のCMRR(同相除去比)はどれか。

1:40dB
2:60 dB
3:80 dB
4:100 dB
5:120dB

ME2第38回午前:第28問

演算増幅器を用いて、電源が±15Vで動作する差動増幅器を構成した。2つの入力端子に2mVを入力すると2Vの出力を得た。また2つの入力端子を接続してその端子と接地との間に1Vを入力すると出力は10mVであった。 この差動増幅器の同相弁別比[dB]はどれか。 ただし、演算増幅器は理想演算増幅器とする。

1:60
2:80
3:100
4:120
5:140

ME2第34回午後:第49問

図に示す回路のA-B間の電圧を入力インピーダンス10kΩのアナログテスタで測定したところ4.5Vを示した。これを入力インピーダンス10MΩのディジタルテスタで測定したとすると、およそ何Vを示すか。

img11215-49-0
1:3
2:4.5
3:6
4:7.5
5:9

国試第13回午後:第27問

フルスケール1Vの電圧をA/D変換して1mV以下の量子化幅を得るとき、A/D換器に必要な最低のビット数はどれか。

1:6ビット
2:7ビット
3:8ビット
4:9ビット
5:10ビット

国試第24回午前:第54問

同相除去比(CMRR)が120dBの差動増幅器に100mVの同相信号を入力したときの出力が100μVであった。この増幅器に逆相信号10mVを入力したときの出力はどれか。(医用電気電子工学)

1:1mV
2:10mV
3:100mV
4:1V
5:10V

国試第28回午後:第54問

差動増幅器の入力端子間に 2mV を入力したとき、4V の出力が得られた。この入力端子を短絡し、入力端子とアースの間に 1V を入力したとき、200mV の出力が得られた。この差動増幅器の同相除去比(CMRR) [dB]はどれか。

1:20
2:40
3:60
4:80
5:100

国試第16回午後:第15問

増幅器に1mVの生体信号を入力したとき、出力信号は2Vであった。この増幅器の電圧利得はどれか。ただし、log102を0.3とする。

1:30dB
2:33dB
3:60 dB
4:66 dB
5:2000 dB

ME2第34回午前:第34問

差動増幅器の2入力端子間に2mVを入力したら1Vが出力された。次に入力端子を短絡し、アースとの間に1Vを入力したら0.5Vが出力された。この差動増幅器のCMRRは何dBか。

1:20
2:40
3:60
4:80
5:100

ME2第29回午前:第34問

差動増幅器に1mVの心電図信号を入力したとき、1Vの心電図信号が出力された。同相入力電圧が1Vのとき、出力電圧は0.1Vであった。この差動増幅器のCMRRは何dBか。

1:40
2:60
3:80
4:100
5:120

国試第38回午後:第53問

CMRR(同相除去比)が100dBの差動増幅器の入力端子間に1mVを入力すると1Vが出力された。二つの入力端子を短絡し、アースとの間に1Vを入力すると出力電圧$[V]$はどれか。

1:0.001
2:0.01
3:0.1
4:1
5:10

国試第28回午後:第53問

図の回路において出力電圧 Vo [V] はどれか。ただし、入力電圧 V1 = 20 mV、V2 = 10 mV、Aは理想演算増幅器とする。

28PM53-0
1:-10
2:-1
3:1
4:10
5:100

国試第32回午後:第54問

図のように接続された二つの増幅器において、A2の増幅度が34 dB であるとき、V1[mV]はどれか。ただし、log2 = 0.3とする。

32PM54-0
1:2
2:5
3:20
4:50
5:200